
PREGUNTA 1 de 15
Selecciona la opción correcta
βͺ
A)
Los niveles de interpretación de Lev contemplan al computador desde un punto de vista estructural.
βͺ
B)
Los niveles de interpretación de Levv estan constituidos por una serie de 3 maquinas virtuales superpuestas
βͺ
C)
I os niveles estructurales de Bell v Newell describen el computador n ediante una aproximación por canas donde cada cana utiliza los servicios aue proporciona la de nivel inferior
βͺ
D)
Los niveles estructurales de Bel v Newel describen el computador mediante una aproximación de 3 canas
PREGUNTA 2 de 15
En una arquitectura vectorial, cuando utilizamos el acceso a memoria simultaneo o tipo S se cumple que:
βͺ
A)
En un ciclo de acceso a memoria se accede a todos los módulos a la vez, pero se recuperan las palabras extraídas de una en una.
βͺ
B)
En un ciclo de acceso a memoria se accede de uno en uno a todos los módulos (en un Ta distinto) y se recuperan las palabras de forma simultanea.
βͺ
C)
Si los datos están almacenados con stride>0, por lo general, se obtienen mejores tiempos de acceso que con stride=0
βͺ
D)
El valor de los bits aue indican la dirección a la que se accede de forma concurrente dentro de cada módulo es diferente
PREGUNTA 3 de 15
¿Cuáles son los tiempos necesarios para recuperar y tener en el bus de datos la primera posición de un vector de longitud 1 si utilizamos acceso a memoria concurrente (tipo C) y acceso a memoria simultaneo (tipo S)?
βͺ
A)
Depende del tipo de entrelazado. Sin conocerlo no se puede estimar.
βͺ
B)
Tipo C = Ta y Tipos S = Ta
βͺ
C)
Tipo C = Ta y Tipos S = Ta+t
βͺ
D)
Tipo C = t+ Ta y Tipo S = Ta+t
PREGUNTA 4 de 15
Selecciona la opción correcta:
βͺ
A)
Los niveles estructurales de Bell y Newell describen el computador mediante una aproximación por capas donde cada capa utiliza los servicios que proporciona la del nivel inferior.
βͺ
B)
Los niveles estructurales de Bell y Newell describen el computador mediante una aproximación de 3 capas.
βͺ
C)
Los niveles de interpretación de Levy contemplan al computador desde un punto de vista estructural.
βͺ
D)
Los niveles de interpretación de Levy están constituidos por una serie de 3 máquinas virtuales superpuestas.
PREGUNTA 5 de 15
Señalar que afirmación de las siguientes sobre los tipos de paralelismo es correcta.
βͺ
A)
El paralelismo a nivel de instrucción (ILP), es un tipo de paralelismo de datos en el que varias instrucciones se ejecutan en paralelo sobre conjuntos de datos distintos.
βͺ
B)
Tanto en el paralelismo de datos como en el funcional, se ejecutan idénticos conjuntos de operaciones sobre los mismos datos de forma simultánea.
βͺ
C)
Los paralelismos de datos y funcional son incompatibles.
βͺ
D)
Si se ejecutan diversos conjuntos de instrucciones, sin importar si son iguales o distintas, estamos hablando de paralelismo funcional.
PREGUNTA 6 de 15
En un esquema de predicción explícita, los bits de predicción:
βͺ
A)
Solo se pueden almacenar de forma acoplada a una estructura existente (como la BlB)
βͺ
B)
Se pueden almacenar de forma acoplada a una estructura existente (como la BTB) o de forma independiente en una estructura específica que almacene únicamente la historia de los saltos.
βͺ
C)
Solo se pueden almacenar de forma independiente en una estructura específica que almacene únicamente la historia de los saltos.
βͺ
D)
Si la nredicción es eynlírita no se utilizan hits de nredicciór
PREGUNTA 7 de 15
Una arquitectura vectorial es:
βͺ
A)
Una arquitectura donde cada operación vectorial codifica gran cantidad de cálculo, reduciendo el número de instrucciones y evitando riesgos de control
βͺ
B)
lina arquitectura donde el cálculo de las comnanentes del verter se realiza de forma indenendiente ahteniendo hulenas rendimientos
βͺ
C)
Todas las respuestas son correctas
βͺ
D)
Una arquitectura orientada al procesamiento de vectores (suma de vectores, productos escalares, etc.).
PREGUNTA 8 de 15
El almacenamieto implicito de la prediccion de un salto consiste en:
βͺ
A)
Escribir en una hoja de papel la predicción del salto
βͺ
B)
No se almacena la predicción sino la dirección del salto en el buffer correspondiente y en función de este almacenamiento se decide la predicción.
βͺ
C)
Almacenar la predicción en un buffer implícito
βͺ
D)
Se almacena la predicción en una tabla junto a la dirección de salto
PREGUNTA 9 de 15
En una arquitectura vectorial. cuando utilizamos el acceso a memoria simultaneo o tipo S se cumple que
βͺ
A)
Si los datos están almacenados con stride>O. por lo general. se obtienen meiores tiempos de acceso que con stride=0
βͺ
B)
El valor de los bits que indican la dirección a la que se accede de forma concurrente dentro de cada módulo es diferente
βͺ
C)
En un ciclo de acceso a memoria se accede a todos los módulos a la vez, pero se recuperan las palabras extraídas de una en una.
βͺ
D)
En un ciclo de acceso a memoria se accede de uno en uno a todos los módulos (en un Ta distinto) y se recuperan las palabras de forma simultanea.
PREGUNTA 10 de 15
Una ventana de instrucciones alineada es:
βͺ
A)
Una ventana de instrucciones que tiene una linea de separación entre los códigos de instrucción
βͺ
B)
Una ventana de instrucciones extraterrestre
βͺ
C)
Una ventana de instrucciones que carga instrucciones cuando esta completamente vacia
βͺ
D)
Una ventana de instrucciones que carga instrucciones conforme se va vaciando (sin esperar a vaciarse del todo)
PREGUNTA 11 de 15
Señalar que afirmación de las siguientes sobre los tipos de paralelismo es correcta.
βͺ
A)
a. El paralelismo a nivel de instrucción (ILP), es un tipo de paralelismo de datos en el que varias instrucciones se ejecutan en paralelo sobre conjuntos de datos distintos.
βͺ
B)
b. Tanto en el paralelismo de datos como en el funcional, se ejecutan idénticos conjuntos de operaciones sobre los mismos datos de forma simultánea.
βͺ
C)
c. Si se ejecutan diversos conjuntos de instrucciones, sin importar si son iguales o distintas, estamos hablando de paralelismo funcional.
βͺ
D)
d. Los paralelismos de datos y funcional son incompatibles.
PREGUNTA 12 de 15
El buffer de reorden en una arquitectura superescalar permite:
βͺ
A)
a. El buffer de reorden es una estructura que se utiliza para la predicción de saltos y no tiene nada que ver con el orden de ejecución de las instrucciones.
βͺ
B)
b. El buffer de reorden no se utiliza en las arquitecturas superescalares.
βͺ
C)
c. Completar (sacar del cauce) las instrucciones en un orden diferente al orden de programa.
βͺ
D)
d. La ejecución de las instrucciones fuera de orden.
PREGUNTA 13 de 15
¿Cuál de las siquientes afirmaciones es correcta?
βͺ
A)
Las arquitecturas superescalares son más rápidas que las arquitecturas segmentadas porque permiten codificar más de una operación por instrucción
βͺ
B)
Todas son correctas
βͺ
C)
Las arquitecturas superescalares son más rápidas que las arquitecturas segmentadas porque el número de ciclos entre inicio de emisión de instrucciones es mayor que uno
βͺ
D)
Las arquitecturas superescalares son más rápidas que las arquitecturas segmentadas porque permiten emitir más de una instrucción a la vez
PREGUNTA 14 de 15
¿Cual de las siguientes afirmaciones es correcta?
βͺ
A)
Las arquitecturas superescalares son más rápidas que las arquitecturas segmentadas porque permiten codificar más de una operación por instrucción
βͺ
B)
Las arquitecturas superescalares son más rápidas que las arquitecturas segmentadas porque el número de ciclos entre inicio de emisión de instrucciones es mayor que uno
βͺ
C)
Las arquitecturas superescalares son más rápidas que las arquitecturas segmentadas porque permiten emitir más de una instrucción a la vez
βͺ
D)
Todas son correctas
PREGUNTA 15 de 15
Cuál de las siguientes opciones no es una ventaja del buffer de renombrado con acceso asociativo frente al acceso indexado?
βͺ
A)
Permite vorias escrituras pendientes a un mismo registro.
βͺ
B)
No tiene ninguna ventaja.
βͺ
C)
Tene un elemento que indica si el valores válido o no.
βͺ
D)
La búsqueda de un registro se debe hacer comparando el registro con todas las entradas hasta encontrarlo.
Este test aún no tiene comentarios π€